**FERRAMENTA PARA O CÁLCULO DA PROBABILIDADE DE DEGRADAÇÃO DO EFEITO BTI EM TRANSISTORES DE PORTAS LÓGICA CMOS**

**SCHIVITTZ, Rafael Budim**

**MEINHARDT, Cristina; BUTZEN, Paulo Francisco**

**rafael.schivittz@gmail.com**

**Evento: Congresso de Iniciação Científica**

**Área do conhecimento: Ciências Exatas e da Terra**

**Palavras-chave:** Microeletrônica; efeitos de envelhecimento

1 INTRODUÇÃO

A redução das dimensões dos transistores permitiu a criação de circuitos integrados (CIs) mais rápidos e que consomem cada vez menos energia. Contudo, com essa miniaturização, novos fatores, como potência estática e efeitos de envelhecimento, que antes eram desconsiderados no projeto desses circuitos, tiveram que ser levados em conta [1].

Durante a vida útil dos circuitos integrados acontece um processo de degradação das características iniciais dos dispositivos que o compõe. Conforme o circuito é utilizado ao longo do tempo, seu comportamento sofre modificações, alterando suas características. Esse processo é chamado de envelhecimento. Essa degradação faz com que o tempo de vida útil do sistema diminua. O efeito considerado dominante no processo de envelhecimento de CIs, é o BTI (*Bias Temperature Instability*) [1-2].

O trabalho proposto nesse artigo é o estudo do efeito BTI nos CIs e o desenvolvimento de uma ferramenta que seja capaz de realizar o cálculo da probabilidade desse efeito em diferentes circuitos.

**2 REFERENCIAL TEÓRICO**

O BTI pode ser caracterizado pelo aumento do valor da tensão limiar do transistor (*threshold voltage*, ou *Vth*). A tensão de limiar de um transistor define sua capacidade de corrente. Quanto maior *Vth*, menor a capacidade de corrente. Quando o BTI aumenta *Vth* ao longo do tempo, a capacidade de corrente do transistor é reduzida e consequentemente o sistema irá ter uma perda de desempenho [1].

De acordo com a polarização aplicada em um transistor MOS, um alto campo elétrico pode ser observado. Este elevado campo elétrico é a causa principal da degradação dos transistores. Para identificar esta condição de degradação é preciso verificar os valores lógicos nos terminais de dreno, porta e fonte do transistor [2]. A Figura 1 ilustra as polarizações dos transistores NMOS (a) e PMOS (b) em que ocorre as maiores degradações.

3 PROCEDIMENTO METODOLÓGICO

A ferramenta em sua execução, monta um grafo do circuito e executa a simulação lógica para cada combinação de entrada, retornando os valores de cada nodo do circuito. Essa validação lógica permite obter a informação de quais transistores estão na condição de stress e assim calcula a probabilidade de degradação de cada transistor.

Figura 1 – (a) Transistor NMOS sob condição de stress; (b) Transistor PMOS sob condição de stress.![C:\Users\Rafael Schivittz\Pictures\TSP_stresscondition.png](data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAAAXoAAAFSCAMAAADLgeT5AAAAAXNSR0IArs4c6QAAAARnQU1BAACxjwv8YQUAAAAJcEhZcwAADsMAAA7DAcdvqGQAAAE1UExURQAAAAAAOgAAZgA6kABmtjoAADo6ADqQ22YAAH9/f2a2/5A6AJDb/7ZmALb/trb//9uQOtv///8AAP8ZAP8AGf8AM/8AI/8ARv8AS/8AVf8AQP8Zef8AZ/8jAP8ji/9GGf9AGf9eLP9eI/9Adv9Aef9AgP9Gnf9elP9erf9iLP92M/92Rv92ff92ov9irf+LXv+dVf+LQP+ddv+dq/+d1/+LzP+ta/+9ef+tZ/+2Zv+ri/+6jv+ttf+tv/+gyf+96/+t4v/JlP/Znf/Mi//Mjv/bkP/Mtf/M5v/M7//Z9//Z8f/M8//krf/muv/mrf//tv/91//mxP/z2f/7zP/z0//myf//2///+f/m+f/94P/9/////f//8f//4v//9///6///8///+//z/f/7///x/f/m+////8UaJ9QAAAeNSURBVHja7d1pW9RIEMDx6Lqr7C4r26OONwLeqHjfNyzguYC6I6N4m+//ETada3qY8TEjdGrs+tcLTXhh0r90qjvV7UMUE0IRQQA99AT00BPQQ09AP5yxNG6MOQl9/dG6akTpW/MzyfWblxb00T9tiNIvT5gsdp19rUz+2REjSZ9fPo1jquxbDxpGkn71lHHiXFuP/MpM0WoZ+jfXXHmz+54a+JsNI0ufTq7M1EL89lZDU7dfm3Q6nAz9Q3vpvYtl/9/3SBN98/akGP278/bSx9vlC6Al46T0Rx+vydG/P20nlZfT4w8X7G1cUUPfvNuOBenTnr7nfnr88Xr12/j56c/c+VR0fhn6F4eSK+9/kh5nyf7wZx32ZeeXon9uOvTxrD058AX6+ugPfnXoixPooYceeuihh34z6JnhSNAzr5f9ms3rNqq+ZuXp1dZw5OnVVi7l6d16/Zymev0Q0GtdpRoC+mwPkMK1WXn6+OWE1h0J4vSK9+GI08evpgv5E9rkBwo/ey4vat1zKU1PQA89AT30BPRDRz+yGf9spPWZVm95JH0D0EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQx8QfRSNuNfqG+HLbrDl0EMP/Q/Rh6lcgX5j/xT00EMPPfTQQw899NBDDz300EMPPfTQQw899NCrpW/NzxhjmpcWoK85lidMFrvOvh4++qXx5M5Ohkn/7Igp49iP2Hulb101wdKvnjJOnGsPGf3TRrD0b6658mb3veGiz1/JIOnTVGqmFuK3txo/2O390bceNEy49A9ty/Yulv1/36Nq2M4OD2/0KzPFyxgi/bvztmXH2+ULUCHjjKzbXuOJfuVmw4RM//60nVReTo8/XLCtvFK1z5f2fujXJp0hKET6tKfvuZ8ef7z+/Vbm8M4j8EvfvD0ZKv2LQ0nD9j9Jj7Nkf/jzd+m7HoNX+qOP14Klf2469PGsPTnw5XvyI+vOvNE377bjwOkPfnXoi5Nvp5v174An+jN3PpV5B/o+LfNG7+Yd6Hs7fWeshd4/fb+nUSt9v+37AdJX+E8K0G+E/tsznGGkDyXhDDivh37zwq3bVPiaZZjdvBi0hsPkctNi0MplfZ9UwdO79fq5KvX67kJC7K+QED79wKtUdZXPwqfPVvwHWJutq2gcPn38cmLQHQn1LJUooB98H05NC4QK6ONX04X8iYo7oGpaFg+fPm7NXxzaPZeB028woA+TvtoNQA899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDXzM9v6uEXxMDPfT+6Ae6Q10BPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NBDDz300EMPPfTQQw899NAPJT0BPfRETfSt+RljTPPSAr410y9PmCx2nX2tT3RpPGn5SRn6Z0dMGcfU2beuGjH61VPGiXNtZfRPG2L0b6658mb3PV3y+SsvQp+mOjO1EL+91VDX7VsPGkaO/qG98t7Fsv/ve6RHfmWmeNkl6N+dt1c+3i5fAD0ZZ+Vmw0jSvz9tJ5WX0+MPF+xdXFEivzbpDHES9GlP33M/Pf54vepdhEPfvD0pRf/iUHLh/U/S4yzZH/6siP7o4zUx+uemQx/P2pMDX9TQN++2Y2H6g18d+uIkePozdz4VnR96oc4PPfTQQ6+CXuUMR5xe77xenN6t2+j6mhWn11vDEadXXLmUpnfr9XPa6vXC9KpXqWTpsxV5tWuzkvTxywnVOxIk6ZXvwxGlj19NF/In9O0+k6WPW/MX1e65FKbXHND/BAE99NAT0ENPQA89AT30BPTQE9BDT0APPQE99NAT0ENPQA89AT30BPTQE9BDT0APPVEf/X9/RFt3uj/4d0f0y99410B/I4q2df9kNNryJ9410I9G0e89D2M73v7pk/TSnW/IOHXR//Pr+nxjs3+QGadnVKvayTzR98suYz05KIjIRrUxt8HVhjVP9EWqTzpAVAy4gSb7rKld9NVa6o0+fe5jURbpG9k76Qkh8lGti75axvFDX+T1sfTP/BVI8n+A42w+qnXRVxvW/NJnkd9WmPR5cumirzas+aEv55ZZrg+ZPn+lLf2NIrVWS/aeE06e64Om725pelZpWPNKn/R5+1fICcftZNvsWWpeqaleJ5fdQ1CQMxyH3mInLbYpR54+S/nJfRT04c3ri1Et7175ey5JnzOPurl+NMSvWafXb++cStIX17YpcOtfO+xthVnDWUc/BL2+t6YUauWyM7nMx1fbbsEZjqJ6fYc+n+FUHtZ80fdWjQNdpSq/Zrf81ilXjcp9zSpam83T+ljSXNvz0zZK1nAURZ9RTbRyqSn6JBfRer2i6LMWKrpKpSiGbW2WgB56AnroiTj+H9M740uNY+EnAAAAAElFTkSuQmCC)

4 RESULTADOS e DISCUSSÃO

Com a ferramenta, foi feito um conjunto de testes sobre diferentes portas lógicas, a Tabela 1 mostra a saída parcial da ferramenta em uma porta lógica AOI, ilustrando a probabilidade de degradação de cada transistor. A ferramenta também realiza uma validação lógica do circuito, além de fornecer informações sobre as diferentes simulações feitas, tais como a verificação de quais transistores estão sob stress em cada vetor de entrada simulado.

Tabela 1 – Tabela mostrando a saída da ferramenta para análise TSP

|  |  |
| --- | --- |
| ***Transistor*** | ***Probabilidade de Degradação*** |
| b-PMOS | 50.0% |
| c-PMOS | 50.0% |
| a-PMOS | 37.5% |
| a-NMOS | 50.0% |
| b-NMOS | 37.5% |
| c-NMOS | 50.0% |

5 CONSIDERAÇÕES FINAIS

Com o cálculo que a ferramenta faz e as informações de saída, temos uma informação muito maior do circuito que é gerada em poucos segundos. Com essas informações, pode-se trabalhar em uma projeção melhor do circuito de forma a torna-lo mais robusto em relação aos efeitos de envelhecimento.

REFERÊNCIAS

[1] Butzen, P. F. (2012, Outubro). Aging Aware Design Techniques and CMOS Gate Degradation Estimative. Porto Alegre, RS, Brasil.

[2] Pachito, J. d. (Janeiro de 2012). Aging Prediction Methodology For Digital Circuits. Portugal.